版权说明
操作指南
首页
成果
学者
院系
首页
>
成果
>
详情
基于FPGA的线性可变码位控制全数字锁相环的设计与仿真
认领
导出
下载
Link by 中国知网学术期刊
反馈
分享
QQ
微信
微博
作者信息
关键词
期刊信息
归属信息
摘要
成果类型:
期刊论文
作者:
单长虹;邓国扬;孟宪元
作者机构:
[单长虹; 邓国扬] 南华大学电气工程学院
[孟宪元] 清华大学电子
语种:
中文
关键词:
线性可变码位控制;全数字锁相环;设计;仿真
关键词(英文):
FPGA
期刊:
计算机仿真
ISSN:
1006-9348
年:
2003
卷:
20
期:
2
页码:
111-113
机构署名:
本校为第一机构
院系归属:
电气工程学院
摘要:
线性可变码位控制全数字锁相环(LVBC-DPLL)具有环路捕捉时间快的特点,该文介绍了以EDA技术作为开发手段的LVBC-DPLL的设计与实现,并分析了系统的稳态性能及仿真结果。
摘要(英文):
The digital phase-locked loops with linear variable bits control(LVBC- DPLL) have the features of fast catch in loop. This article introduces the desig n and implementation of LVBC-DPLL with EDA. Its performance of stable state and simulat...
反馈
产权有误:本人成果被他人认领
数据有误:数据基本信息有误
归属有误:成果的院系归属、机构署名归属有误
其他原因:
验证码:
看不清楚,换一个
确定
取消
成果认领
标题:
用户
作者
通讯作者
--
请选择
请选择
--
确定
取消
提示
该栏目需要登录且有访问权限才可以访问
如果您有访问权限,请直接
登录访问
如果您没有访问权限,请
联系管理员
申请开通
管理员联系邮箱:
yun@hnwdkj.com