版权说明 操作指南
首页 > 成果 > 详情

数字锁相放大器优化设计与仿真研究

认领
导出
Link by 中国知网学术期刊 Link by 万方学术期刊
反馈
分享
QQ微信 微博
成果类型:
期刊论文
作者:
朱卫华;陈权;刘国稳
作者机构:
南华大学电气工程学院,湖南衡阳,421001
[陈权; 刘国稳; 朱卫华] 南华大学
语种:
中文
关键词:
数字锁相放大器;级联积分梳状滤波器;内插二阶多项式滤波器;“剪除”理论
关键词(英文):
cascade integrator comb filter;interpolated second order polynomials filter;"cut off" theory
期刊:
仪表技术
ISSN:
1006-2394
年:
2017
期:
2
页码:
18-21
基金类别:
湖南省自然科学基金资助项目(2015JJ6098);
机构署名:
本校为第一机构
院系归属:
电气工程学院
摘要:
为了减少数字锁相放大器中的数字信号处理模块在硬件实现时所占用的逻辑资源,采用多抽样率数字信号处理理论来降低被测信号的采样频率,设计了高性能的数字窄带低通滤波器。利用Hogenaur"剪除"理论的级联积分梳状(Cascade Integrator Comb,CIC)滤波器,在FPGA实现时不仅能够节省大量的硬件逻辑资源,而且提高了CIC滤波器的最小响应时间;利用内插二阶多项式滤波器(Interpolated Second Order Pofynomials,ISOP)使CIC滤波器通带衰减降低到0.4 dB左右。MATLAB与Modelsim联合仿真测试验证了设计的正确性与可行性。
摘要(英文):
In order to reduce hardware logic resources occupied by the digital signal processing module of digital lock-in amplifier, multi-rate signal processing technology is used to reduce the sampling frequency of measured signal and then one digital narrowband low pass filter is designed with high performance. The implementation of the cascade integral comb filter using the theory of Hogenaur "cut off", not only can save a lot of hardware logic resources, but also can increase the minimum response time. The interpolated second-order polynomials fil...

反馈

验证码:
看不清楚,换一个
确定
取消

成果认领

标题:
用户 作者 通讯作者
请选择
请选择
确定
取消

提示

该栏目需要登录且有访问权限才可以访问

如果您有访问权限,请直接 登录访问

如果您没有访问权限,请联系管理员申请开通

管理员联系邮箱:yun@hnwdkj.com